适用人群

本课程适合所有想进入数字芯片设计领域的专业以及非专业人士

课程概述

为防止盗版及非法交易,本虚拟产品不支持退款。

第一部分
l 通过对芯片设计行业以及芯片设计工程师的工作内容做出梳理,引导大家树立对芯片设计领域正确的认识。本部分内容对于学员整体把握数字芯片设计起到非常重要的全局作用。
第二部分
课程从芯片设计的基础语言Verilog HDL讲起,从最基础的概念开始,将每一个知识点转换到实操当中,让大家感受到EDA软件的操作,借此将学员设计语言障碍清扫干净,学完这部分内容,学员基本能达到设计入门的程度。在此基础上,学员既可以选择继续学习设计,也可以走数字验证的路线。
第三部分
深入学习FIFO设计,帮学员彻底搞清楚什么是FIFO,学会模块设计和设计文档。
第四部分
通过三个硬核的实训项目,真学真练,在实操中完成数字前端设计的系统学习。在这一部分将看到I2C core虚拟项目设计、PPU虚拟项目项目设计、RISC_CPU虚拟项目设计。
第五部分
这一部分是数字芯片综合概念以及DC工具使用。通过综合概念综述、时序、综合库概述等的讲解,结合DC工具使用,完成虚拟项目综合。
第六部分
附加一个项目,供学有余力的同学深入研究。作为整个培训的最后一个项目,会帮助学员理顺整个设计工作的思路,为进入职场做好准备。

目录

章节1:数字芯片设计通识试看
课时1视频什么是数字芯片56:40可试看
课时2视频数字芯片设计流程概述35:04
课时3视频数字逻辑基础知识学习之一42:40可试看
课时4视频数字逻辑基础知识学习之二34:05可试看
课时5视频数字逻辑基础知识学习之三47:15
课时6视频数字逻辑基础知识学习之四36:36
课时7视频数字CMOS逻辑基础知识学习(上)41:37
课时8视频数字CMOS逻辑基础知识学习(下)32:15
课时9视频芯片开发Linux虚拟机安装45:22
课时10视频上EDA平台操作一个简单的数字芯片设计40:37
课时11视频Linux基础VIM编辑器基础知识44:44
课时12视频Shell常见指令与gvim编辑器实操30:25
章节2:第2部分:Verilog HDL入门
课时13视频verilog HDL设计module结构分解认知48:59
课时14视频表达式操作符与操作数详解27:01
课时15视频Verilog HDL组合逻辑实现方式讲解与EDA实操(上)41:48
课时16视频Verilog HDL组合逻辑实现方式讲解与EDA实操(下)43:26
课时17视频Verilog HDL时序逻辑实现38:27
课时18视频Verilog HDL时序逻辑EDA实操47:45
课时19视频Verilog HDL 条件语句详解47:12
课时20视频Verilog HDL门级建模、数据流建模、行为级建模讲解与EDA实操38:22
课时21视频Verilog HDL其他常见语法38:38
课时22视频Verilog HDL代码风格46:04
课时23视频使用Makefile简化编译操作55:53
课时24视频如何理解RTL代码的debug方法操作41:18
课时25视频高性能数字电路设计基础32:10
课时26视频数字电路设计复位与毛刺消除67:03
课时27视频数字芯片流水线设计45:21
课时28视频流水线设计实操练习50:38
课时29视频数字电路设计状态机49:44
课时30视频数字电路设计状态机(下)46:11
课时31视频Verilog初级设计–呼吸灯的设计39:38
课时32视频Verilog初级设计–呼吸灯手撕代码52:51
课时33视频 状态机实操设计–序列码检测器69:36
课时34视频状态机实操设计–可乐自动贩卖机31:52
课时35视频数字电路设计时钟与时序46:54
课时36视频数字电路设计异步时钟47:26
课时37视频数字电路设计握手协议46:38
课时38视频数字电路设计FIFO设计简介42:13
课时39视频同步FIFO设计与实操(上)31:56
课时40视频同步FIFO设计与实操(下)49:54
课时41视频异步FIFO设计规格60:26
课时42视频异步FIFO初步设计实操39:39
课时43视频异步FIFO设计实操之一39:01
课时44视频异步FIFO设计实操之二39:00
课时45视频数字电路设计低功耗设计概述38:30
课时46视频低功耗设计–系统架构级概述27:46
课时47视频低功耗设计–RTL级概述44:08
课时48视频SystemVerilog与Verilog43:51
课时49视频System Verilog数据类型讲解45:29
课时50视频System Verilog数据类型实操27:24
课时51视频System Verilog的断言–SVA49:52
课时52视频System Verilog的断言实操38:09
章节3:I2C core虚拟项目设计
课时53视频I2C项目芯片需求与设计方案制定49:10
课时54视频数字芯片设计相关总线协议概述49:17
课时55视频 实训I2C项目芯片规格32:52
课时56视频 I2C如何开展相关协议的学习28:59
课时57视频实训I2C的Register模块的设计(上)46:05
课时58视频实训I2C的Register模块的设计(下)51:05
课时59视频实训I2C的i2c_bit_ctrl模块的设计(上)62:00
课时60视频 实训I2C的i2c_bit_ctrl模块的设计(下)43:06
课时61视频实训I2C的i2c_byte_ctrl模块的设计(上)45:42
课时62视频实训I2C的i2c_byte_ctrl模块的设计(下)60:59
课时63视频实训I2C的top顶层集成42:24
课时64视频实训I2C的验证平台46:22
课时65视频实训PPU的芯片规格说明(上)31:30
课时66视频实训PPU的芯片规格说明(下)31:29
课时67视频实训PPU的模块CRG的设计(上)44:43
课时68视频实训PPU的模块CRG的设计 (下)56:57
课时69视频实训PPU的模块cpu_if的设计(上)46:23
课时70视频实训PPU的模块cpu_if的设计(下)58:33
课时71视频实训PPU的模块test_core的设计(上)50:08
课时72视频实训PPU的模块test_core的设计(下)62:22
课时73视频实训PPU的模块spt功能设计(上)48:42
课时74视频实训PPU的模块spt功能设计(下)57:49
课时75视频实训PPU的顶层集成38:29
课时76视频实训PPU的简单验证30:26
课时77视频设计应该知道验证工程师做的事38:45
课时78视频PPU验证的测试点分解与UVM环境如何跑起来41:25
课时79视频初识RISC_V33:10
课时80视频RISC_V SoC的认识21:21
课时81视频RISC_V SoC代码的设计(上)40:22
课时82视频RISC_V SoC代码的设计(下)24:19
课时83视频RISC_V SoC中memory的设计34:52
课时84视频RISC_V SoC中BUS总线的设计20:42
课时85视频第85讲 RISC_V SoC中GPIO的设计37:12
课时86视频RISC_V SoC中UART的设计25:30
课时87视频RISC_V 处理器总结学习42:53
课时88视频RISC_V 处理器总结学习38:20
课时89视频数字芯片综合简介需购买观看
课时90视频 数字芯片后端流程中的脚本化处理44:35
课时91视频数字芯片综合DC实操–综合的工具45:53
课时92视频数字芯片综合DC实操–综合的脚本化执行24:32
课时93视频数字芯片综合环境的建立35:12
课时94视频数字芯片综合环境中一些高级约束38:21
课时95视频Spyglass进行代码规格检查27:55
课时96视频Spyglass软件Step by Step教程
声明:本站所有文章,如无特殊说明或标注,均为本站原创发布。任何个人或组织,在未征得本站同意时,禁止复制、盗用、采集、发布本站内容到任何网站、书籍等各类媒体平台。如若本站内容侵犯了原著者的合法权益,可联系我们进行处理。